

## Interruptions: Introduction

Arouna DARGA

Maître de Conférence, Sorbonne Université, GeePs CentraleSupelec

#### Plan

- Introduction
- Scrutation VS Interruption
- Interruption?
  - Définition
  - Les sources
  - Contrôleur d'interruption NVIC
  - Déroulement d'une interruption
  - Latence d'une interruption



#### Introduction



#### Les périphériques :

- ✓ Ajoute des fonctionnalités au MCU
  - ✓ Exemple: TIMERS, GPIO
- Les bus (data, adresses) relient
   Périphériques, processeur
   mémoire
- ✓ Peuvent travailler de façon :
  - ✓ autonome sans intervention du CPU
  - Avec intervention du CPU
  - En association avec d'autres périphériques.
- ✓ Les périphériques sont contrôlés par activation/désactivation des fonctionnalités à travers des registres (control) (registers).



#### Introduction

#### Méthodes d'accès aux périphériques

- ✓ Du point de vue du microprocesseur:
  - √ l'accès aux périphériques se fait de la même façon que l'accès aux données de la mémoire :
  - ✓ des instructions demandent au microprocesseur de lire ou d'écrire sur un périphérique.
- √ l'accès aux périphériques se fait avec les mêmes instructions que les accès à la mémoire
- ✓ les périphériques ont seulement des adresses différentes. On dit alors que les périphériques sont "mappés" en mémoire, c'est-à- dire qu'une plage d'adresse leur est attribuée (MMIO = Memory Mapped I/O).

Il existe plusieurs techniques pour communiquer à partir du Microprocesseur/Mémoire vers un périphérique.
Les trois principales techniques sont :

- ✓ La scrutation
- ✓ Les interruptions
- ✓ et le DMA (Direct Access Memory).



#### **Scrutation (polling)**



#### **Avantages:**

Simplicité dans certains cas

#### Inconvénients:

- Le CPU ne fait rien d'autres et consomme de l'énergie dans la phase d'attente: pas d'Economie d'énergie
- La gestions de plusieurs périphériques ou tâches peut être très compliquée.

#### Le CPU scrute continuellement le périphérique:

- Vérifie (if (bit bx)....) ou attend (while (bit bx){...}) le changement d'état d'un bit.
  - Le bit bx peut être un bit de STATUS ou Flag (drapeau) que le périphérique met à '1' ou à '0' pour indiquer la fin d'une opération.
  - Le bit bx peut être un bit d'un registre lié à une entrée (exemple d'une patte d'un PORT). Dans ce cas le changement d'état dépend de l'extérieur (utilisateur dans le cas d'un bouton poussoir)
- Exemple :
  - USARTx:
    - bit b7 (TXE) du registre USARTx\_ISR (Interrupt and Status Register) passe à '1' pour indiquer que le registre de transmission est vide, donc on peut envoyer un caractère
    - bit b5 (RXNE) du registre USARTx\_ISR (Interrupt and Status Register)
       passe à '1' pour indiquer que le registre de réception est plein, donc on peut récupérer un caractère
  - Bouton poussoir : on attend ou vérifie un changement d'état ou un évènement (Flancs) sur la patte
- Tous les périphériques du MCU possèdent un registre de STATUS avec un bit que l'on peut scruter afin d'interagir avec le périphérique (récupération ou écriture de données)



#### Attente active

```
FUNCTION:
              AttenteActiveSansParametre(void)
 DESCRIPTION: On fait compter le CPU du MCU dans le vide! pour attendre
 PARAMETERS:
             rien
 RETURNS:
              rien
 REQUIREMENTS: Ajuster la valeur max du compteur en fonction de la frequence du CPU
           _____*/
void AttenteActiveAvecParametre (unsigned int DureeEnMilliSeconde)
// Faire attendre le CPU : Attente active car il comptera dans le vide
       unsigned int compteurUniteTemps;
       unsigned int compteurNombreUniteTemps;
       for (compteurNombreUniteTemps=0; compteurNombreUniteTemps
DureeEnMilliSeconde; compteurNombreUniteTemps++)
         // boucle d'attente vide pour faire attendre le CPU
               for (compteurUniteTemps=0; compteurUniteTemps<BaseDeTemps; compteurUniteTemps++)</pre>
                  // boucle d'attente vide pour faire attendre le CPU
```





#### Interruption



- Le CPU ne Scrute pas le Périphérique.
- C'est le périphérique qui interrompt le CPU une fois qu'il a fini l'opération.

#### Avantages:

- Le CPU peux faire autre chose pendant que le périphérique travaille
- Si le CPU n'a rien à faire on peut l'arrêter et le périphérique le réveillera : Economie d'énergie



## Interruption? définition

- Évènements asynchrones:
  - Ex: bouton poussoir (on ne connais pas le moment ou l'utilisateur vas actionner le bouton)
  - Liaison série USART: un caractère peut arriver à tout moment
- Une interruption est un signal demandant au processeur de suspendre temporairement l'exécution du programme courant afin d'effectuer des opérations particulières: exécuté un sous-programme. → fonction dont l'appel est déclenché matériellement
- Une demande d'interruption est un signal physique passant de l'état inactif à l'état actif et allant du périphérique vers le CPU



### Interruption ? définition

- En connectant une fonction C à une source ou évènement d'interruption,
   l'appel de la fonction sera déclenché matériellement
- La fonction C est appelée Interrupt Service Routine (ISR) ou Interrupt Handler
- Ce mécanisme permet d'implémenter une réaction à une sollicitation en respectant les exigences suivantes:
  - →offrir un délai de réponse très bref,
  - → programmation indépendante du code en cours d'exécution.



#### Interruption? Les sources

- Les interruptions peuvent être demandées ou initiées par :
  - Un périphérique : composant extérieur au CPU (Cortex M0 dans le cas des MCUs STM32F0xx)
    - o TIMERS:
      - Débordement
      - o évènements
    - Une ou plusieurs pattes peuvent lancer une requête d'interruption (Interrupt ReQuest, IRQ) souvent appelé INTERRUPTIONS EXTERNES car le signal provient de l'extérieur (ex. Bouton poussoir) pour indiquer:
      - L'apparition d'un niveau logique (haut ou bas)
      - Un évènement : Flanc montant ou Flanc descendant
    - USART (liaison) peut demander une interruption (IRQ) pour:
      - o signaler qu'un caractère est reçu,
      - Signaler qu'un caractère est transmis
    - Un convertisseur Analogique vers Numérique (ADC) peut lancer une requête d'interruption (IRQ) pour signaler :
      - o la fin d'une conversion sur une ou plusieurs pattes
      - o erreur de conversion...
      - ✓ La plupart des périphériques peuvent demander une interruption (IRQ)
    - CPU ou système: on parle d'exceptions
      - ✓ Reset (interruption système ou exception ).
      - ✓ **Fautes** : écriture à une adresse mémoire interdite par exemple
        - ✓ Exemple: écran bleu de Windows
- Si le CPU est sensible aux demandes d'interruptions, à chaque demande il devra exécuter un sous programme d'interruption: Interrupt Service Routine (ISR)

- Comme il y a plusieurs sources d'interruption il faut un arbitre! C'est le rôle du contrôleur d'interruption
- Le contrôleur d'interruption permet au développeur :
  - Activer ou Désactiver une ou plusieurs sources d'interruptions : on parle de DEMASQUER ou MASQUER
    - Les interruptions liées au CPU (Reset, fautes d'écriture...) ne peuvent pas être démasqués
  - De classer les demandes d'interruption par ordre de priorité
    - Les règles de priorité sont définies par le fabricants du CPU ou du MCUs
      - Par exemple : Une interruption de haute priorité peut interrompre une interruption de base priorité, l'inverse n'est pas possible





- Appelé NVIC pour Nested Vector Interrupt
   Controller
- Intégré au CPU cortex M0
- Contrôleur d'interruptions standard des CPU Cortex-M.
  - Tous les MCUs utilisant un Cortex M, contiennent le NVIC
  - Les notions acquises sont applicables à tous ces MCUs
- Toutes les demandes d'interruptions passe le NVIC avec d'arriver au Core Cortex M0
- Arbitrage des demandes d'interruptions
  - Gestion des priorités
  - Activation/désactivation des interruptions masquables
- Peux gérer jusqu'à 32 sources d'interruptions +
   6 sources d'exceptions

|   | Position | Priority | Type of priority | Acronym   | Adresse de début de<br>Des                      | la table des vecteurs<br>cription                 | Address     |
|---|----------|----------|------------------|-----------|-------------------------------------------------|---------------------------------------------------|-------------|
| Ц | -        | -        | -                | -         | Reserved                                        | <del></del>                                       | 0x0000 0000 |
| Ī | -        | -3       | fixed            | Reset     | Reset                                           |                                                   | 0x0000 0004 |
|   | -        | -2       | fixed            | NMI       | Non maskable interrup<br>System (CSS) is linked | t. The RCC Clock Security<br>I to the NMI vector. | 0x0000 0008 |
|   | -        | -1       | fixed            | HardFault | All class of fault                              |                                                   | 0x0000 000C |
|   | -        | 3        | settable         | SVCall    | System service call via                         | SWI instruction                                   | 0x0000 002C |
|   | -        | 5        | settable         | PendSV    | Pendable request for s                          | ystem service                                     | 0x0000 0038 |
|   | -        | 6        | settable         | SysTick   | System tick timer                               |                                                   | 0x0000 003C |



#### **Tableaux des exceptions**

Lors qu'une exception est déclenchée, le CPU commence par récupérer l'adresse de la routine à exécuter à partir d'un emplacement mémoire spécifique connu d'avance. L'ensemble des adresses des routines relatives aux différentes sources d'interruptions forme la table de vecteurs d'interruptions.

| Position | Priority | Type of priority | Acronym                       | Description                                                                            | Address     |
|----------|----------|------------------|-------------------------------|----------------------------------------------------------------------------------------|-------------|
| 0        | 7        | settable         | WWDG                          | Window watchdog interrupt                                                              | 0x0000 0040 |
| 1        | 8        | settable         | PVD_VDDIO2                    | PVD and V <sub>DDIO2</sub> supply comparator interrupt (combined EXTI lines 16 and 31) | 0x0000 0044 |
| 2        | 9        | settable         | RTC                           | RTC interrupts (combined EXTI lines 17, 19 and 20)                                     | 0x0000 0048 |
| 3        | 10       | settable         | FLASH                         | Flash global interrupt                                                                 | 0x0000 004C |
| 4        | 11       | settable         | RCC_CRS                       | RCC and CRS global interrupts                                                          | 0x0000 0050 |
| 5        | 12       | settable         | EXTIO_1                       | EXTI Line[1:0] interrupts                                                              | 0x0000 0054 |
| 6        | 13       | settable         | EXTI2_3                       | EXTI Line[3:2] interrupts                                                              | 0x0000 0058 |
| 7        | 14       | settable         | EXTI4_15                      | EXTI Line[15:4] interrupts                                                             | 0x0000 005C |
| 8        | 15       | settable         | TSC                           | Touch sensing interrupt                                                                | 0x0000 0060 |
| 9        | 16       | settable         | DMA_CH1                       | DMA channel 1 interrupt                                                                | 0x0000 0064 |
| 10       | 17       | settable         | DMA_CH2_3<br>DMA2_CH1_2       | DMA channel 2 and 3 interrupts DMA2 channel 1 and 2 interrupts                         | 0x0000 0068 |
| 11       | 18       | settable         | DMA_CH4_5_6_7<br>DMA2_CH3_4_5 | DMA channel 4, 5, 6 and 7 interrupts<br>DMA2 channel 3, 4 and 5 interrupts             | 0x0000 006C |
| 12       | 19       | settable         | ADC_COMP                      | ADC and COMP interrupts (ADC interrupt combined with EXTI lines 21 and 22)             | 0x0000 0070 |
| 13       | 20       | settable         | TIM1_BRK_UP_<br>TRG_COM       | TIM1 break, update, trigger and commutation interrupt                                  | 0x0000 0074 |
| 14       | 21       | settable         | TIM1_CC                       | TIM1 capture compare interrupt                                                         | 0x0000 0078 |
| 15       | 22       | settable         | TIM2                          | TIM2 global interrupt                                                                  | 0x00000007C |



Tableau des sources d'interruptions On note que plusieurs sources peuvent avoir la même adresse mémoire ou vecteur

Lors qu'une interruption autorisée est déclenchée, le CPU récupère l'adresse de la routine depuis un emplacement mémoire spécifique connu d'avance. L'ensemble des adresses des routines relatives aux différentes sources d'interruptions forme la table de vecteurs d'interruptions.

| Position | Priority | Type of priority | Acronym              | Description                                                                                         | Address     |
|----------|----------|------------------|----------------------|-----------------------------------------------------------------------------------------------------|-------------|
| 16       | 23       | settable         | TIM3                 | TIM3 global interrupt                                                                               | 0x0000 0080 |
| 17       | 24       | settable         | TIM6_DAC             | TIM6 global interrupt and DAC underrun interrupt                                                    | 0x0000 0084 |
| 18       | 25       | settable         | TIM7                 | TIM7 global interrupt                                                                               | 0x0000 0088 |
| 19       | 26       | settable         | TIM14                | TIM14 global interrupt                                                                              | 0x0000 008C |
| 20       | 27       | settable         | TIM15                | TIM15 global interrupt                                                                              | 0x0000 0090 |
| 21       | 28       | settable         | TIM16                | TIM16 global interrupt                                                                              | 0x0000 0094 |
| 22       | 29       | settable         | TIM17                | TIM17 global interrupt                                                                              | 0x0000 0098 |
| 23       | 30       | settable         | I2C1                 | I <sup>2</sup> C1 global interrupt (combined with EXTI line 23)                                     | 0x0000 009C |
| 24       | 31       | settable         | I2C2                 | I <sup>2</sup> C2 global interrupt                                                                  | 0x0000 00A0 |
| 25       | 32       | settable         | SPI1                 | SPI1 global interrupt                                                                               | 0x0000 00A4 |
| 26       | 33       | settable         | SPI2                 | SPI2 global interrupt                                                                               | 8A00 0000x0 |
| 27       | 34       | settable         | USART1               | USART1 global interrupt (combined with EXTI line 25)                                                | 0x0000 00AC |
| 28       | 35       | settable         | USART2               | USART2 global interrupt (combined with EXTI line 26)                                                | 0x0000 00B0 |
| 29       | 36       | settable         | USART3_4_5_6_7_<br>8 | USART3, USART4, USART5, USART6,<br>USART7, USART8 global interrupts<br>(combined with EXTI line 28) | 0x0000 00B4 |
| 30       | 37       | settable         | CEC_CAN              | CEC and CAN global interrupts (combined with EXTI line 27)                                          | 0x0000 00B8 |
| 31       | 38       | settable         | USB                  | USB global interrupt (combined with EXTI line 18)                                                   | 0x0000 00BC |





## Interruption? Déroulement d'une interruption

Apparition d'un interruption IRQi



R0-R3; R12 R15 (Program Counter) R14 (Link register) PSR (Registre d'état)

**PUSH**: opération qui permet au CPU de sauvegarder dans la pile son état

**POP**: Opération inverse

Lorsqu'une interruption autorisée (IRQ) ou démasquée survient, le CPU :

- Arrête l'exécution normale d'un programme (main () par exemple) : le programme est interrompu:
   L'instruction en cours termine son exécution.
- 2. Il sauvegarde l'état du programme en cours d'exécution : c'est contexte d'exécution : registres d'états, données temporaires, Program Counter (PC)
  - i. Afin de pouvoir revenir au bon endroit pour continuer son travail!
- 3. Repère l'adresse de la routine d'interruption appropriée, obtenue en chargeant le contenu d'un vecteur d'interruption
- 4. Exécute la routine d'interruption spécifique liée a cet évènement : la routine de service de l'interruption : Interrupt Service Routine (ISR)
- 5. Restaure le contexte d'exécution registres d'états, données temporaires Program Counter (PC)
  - i. Retourne à l'endroit ou il a été interrompu.



Temps de réponse d'une interruption ou latence: durée pouvant s'écouler entre la demande d'interruption et l'exécution de la routine d'interruption (interrupt Handler)



**16 Cycles** 

Exemple : pour fréquence d'horloge du CPU de 8 MHz → minimum 2 μs



- La Latence dépend de plusieurs facteurs :
  - Est-ce que l'interruption concernée survient après une autre interruption ? De basse ou de haute priorité?
  - Est-ce que l'interruption concernée survient à un moment ou l'on vient de quitter une interruption? de haute priorité? Ou de basse priorité?
  - 0 ....
- La Latence peux donc varier selon les situations. Le fabriquant de CPU et/ou du MCUs devrait fournir des informations précises sur ces points.



#### Gestion de Latence dans le cortex M0

- Le NVIC permet dans certains cas de réduire la Latence
  - Tail Chaining interrupt

#### Niveau de priorité





#### Gestion de Latence dans le cortex M0

- Le NVIC permet dans certains cas de réduire la Latence
  - Late arrival

#### Niveau de priorité





#### Interruption : Programmation en C

- Les compilateurs C fournissent des mécanismes permettant de programmer les interruptions sans recourir au langage assembleur.
- Pour les MCU à base de Cortex Mx comme stm32F0xx. L'interface de programmation en C CMSIS fournie des :
  - Mots clés ou Labels pour désigner les Routines d'interruption:
    - NomSouceInterruption\_IRQHandler(void)
      - Exemple : TIM2\_IRQHandler(void) : routine interruption du Timer TIM2
    - Des fonctions pour gérer les demandes d'interruption au niveau du NIVIC : voir table du transparent suivant
- Toute variable dont la valeur peut être modifiée par une routine d'interruption, doit être qualifiée avec le mot clé volatile. Pour éviter toute tentative d'optimisation incorrecte du compilateur
  - Exemple : volatile unsigned int CaractereRecu;



| Fonction                                                                                                                                                             | Rôle                                                                                                                                                                                                                       |  |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| void NVIC_EnableIRQ(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : aucun                                                                 | Activation au niveau du NVIC d'une source d'interruption d'un périphérique. Le processeur devient donc sensible (exécution de la routine d'interruption) à toute demande d'interruption venant de cette source.            |  |  |
| void NVIC_DisableIRQ(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : aucun                                                                | Désactivation au niveau du NVIC d'une source d'interruption d'un périphérique. Le processeur devient donc insensible (pad d'exécution de la routine d'interruption) à toute demande d'interruption venant de cette source. |  |  |
| uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : status : '1' si demande d'interruption en attente, '0' si non | Permet de connaitre l'état du traitement d'une demande d'interruption.<br>Utile dans le cas où il y a plusieurs sources d'interruptions activées avec des niveaux de priorités différentes.                                |  |  |
| void NVIC_SetPendingIRQ(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : aucun                                                             | Permet mettre en attente une demande d'interruption. Utile dans le cas où il y a plusieurs sources d'interruptions activées avec des niveaux de priorités différentes.                                                     |  |  |
| NVIC_ClearPendingIRQ(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : aucun                                                                | Permet de forcer la prise en compte d'une demande d'interruption. Utile dans le cas où il y a plusieurs sources d'interruptions activées avec des niveaux de priorités différentes.                                        |  |  |
| NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority) Paramètre entrée : source interruption et niveau de priorité Paramètre renvoyé : aucun                           | Permet de fixer le niveau de priorité d'une demande d'interruption. Utile dans le cas où il y a plusieurs sources d'interruptions activées avec des niveaux de priorités différentes.                                      |  |  |
| uint32_t NVIC_GetPriority(IRQn_Type IRQn) Paramètre entrée : source interruption Paramètre renvoyé : niveau de priorité                                              | Permet d'obtenir le niveau de priorité d'une demande d'interruption. Utile dans le cas où il y a plusieurs sources d'interruptions activées avec des niveaux de priorités différentes.                                     |  |  |
| void NVIC_SystemReset(void)                                                                                                                                          | Permet de faire le reset software du système                                                                                                                                                                               |  |  |

Ces fonctions sont définies dans les fichiers core\_cm0.h et core\_cm0.c

# Interruption : Programmation en C : Noms des routines interruptions

```
Default Handler PROC
                      Nom routine, interruption
                                                               Sources : périphériques
                                                           Window watchdog interrupt
                        WWDG IRQHandler
                                                   comparateur tension alim + IT Externes 16 et 31
                EXPORT PVD VDDIO2 IRQHandler -
                EXPORT RTC IRQHandler
                EXPORT FLASH IROHandler
                EXPORT RCC CRS IRQHandler
                                              Interruptions externes : Pattes 0 et 1
                EXPORT EXTIO 1 IRQHandler -
                                                Interruptions externes: Pattes 2 et 3
                EXPORT EXTI2 3 IROHandler
                EXPORT TSC IRQHandler
                EXPORT DMA1 Channell IRQHandler
                EXPORT DMA1 Channel2 3 IRQHandler
                EXPORT DMA1 Channel4 5 6 7 IRQHandler
                EXPORT ADC1 COMP IRQHandler - Interruptions ADC et comparateurs
                EXPORT TIM1 BRK UP TRG COM IRQHandler Interruptions TIMER 1: Overflow, Trigger, Break...
                EXPORT TIM1 CC IRQHandler --
                                                 Interruptions TIMER 1: Capture/Compare
                EXPORT TIM2 IRQHandler
                                                  ►Interruptions TIMER 3: Toutes sources
                EXPORT TIM3 IROHandler
                EXPORT TIM6 DAC IRQHandler-
                                                   Interruptions TIMER 6 et DAC
                EXPORT TIM7 IROHandler
                EXPORT TIM14 IRQHandler
                EXPORT TIM15 IRQHandler
                EXPORT TIM16 IRQHandler
                EXPORT TIM17 IRQHandler
                                                        Extrait du fichier : startup stm32f072.s
                EXPORT I2C1 IRQHandler
                EXPORT I2C2 IRQHandler
                EXPORT SPI1 IRQHandler
                EXPORT SPI2 IRQHandler
                EXPORT USART1 IRQHandler
                EXPORT USART2 IRQHandler
                EXPORT USART3 4 IRQHandler-
                                                  Interruptions UART3 et 4
                        CEC CAN IRQHandler
```

## Interruption : Programmation en C : Noms type ou vecteurs d' interruptions

```
290
       WWDG IRQn
                                           /*!< Window WatchDog Interrupt
                                  = 0,
       PVD VDDIO2 IRQn
                                          /*!< PVD and VDDIO2 supply comparator through EXTI Line
291
                                  = 1.
                                           /*!< RTC through EXTI Line Interrupt
292
       RTC IROn
                                  = 2.
                                           /*!< FLASH Interrupt
293
       FLASH IRQn
      RCC CRS IRQn
                                           /*!< RCC and CRS Interrupts
294
                                  = 4,
      EXTIO 1 IRQn
295
                                  = 5,
                                           /*!< EXTI Line 0 and 1 Interrupts</pre>
296
      EXTI2 3 IROn
                                  = 6.
                                          /*!< EXTI Line 2 and 3 Interrupts</pre>
      EXTI4 15 IRQn
                                          /*!< EXTI Line 4 to 15 Interrupts
297
298
      TSC IRQn
                                          /*!< TSC Interrupt
       DMA1 Channel1 IRQn
                                 = 9,
                                          /*!< DMA1 Channel 1 Interrupt
299
                                 = 10,
      DMA1 Channel2 3 IRQn
                                          /*!< DMA1 Channel 2 and Channel 3 Interrupts
300
      DMA1 Channel4 5 6 7 IRQn = 11,
                                          /*!< DMA1 Channel 4, Channel 5, Channel 6 and Channel 7
301
      ADC1 COMP IRQn
                                          /*!< ADC1, COMP1 and COMP2 Interrupts
302
                                  = 12.
303
      TIM1 BRK UP TRG COM IRQn
                                  = 13,
                                          /*!< TIM1 Break, Update, Trigger and Commutation Interr
                                          /*!< TIM1 Capture Compare Interrupt
304
      TIM1 CC IROn
                                  = 14,
305
      TIM2 IRQn
                                  = 15.
                                          /*!< TIM2 Interrupt
306
      TIM3 IROn
                                  = 16.
                                          /*!< TIM3 Interrupt
      TIM6 DAC IRQn
                                  = 17,
307
                                          /*!< TIM6 and DAC Interrupts</pre>
      TIM7 IRQn
308
                                  = 18,
                                          /*!< TIM7 Interrupts</pre>
                                 = 19,
309
      TIM14 IRQn
                                           /*!< TIM14 Interrupt
                                                                     Nom des sources
      TIM15 IRQn
310
                                  = 20.
                                          /*!< TIM15 Interrupt
                                  = 21.
311
      TIM16 IROn
                                           /*!< TIM16 Interrupt
                                                                     d'interruptions
312
      TIM17 IROn
                                  = 22.
                                           /*!< TIM17 Interrupt
                                                                     pour le STM32F072RB
313
      I2C1 IRQn
                                 = 23,
                                           /*!< I2C1 Interrupt
                                                                     extrait du fichier
314
      I2C2 IRQn
                                  = 24,
                                           /*!< I2C2 Interrupt
                                          /*!< SPI1 Interrupt
315
      SPI1 IROn
                                  = 25.
                                                                     stm32f0xx.h
                                  = 26,
      SPI2 IRQn
                                          /*!< SPI2 Interrupt
316
317
      USART1 IRQn
                                  = 27,
                                          /*!< USART1 Interrupt
                                 = 28,
      USART2 IRQn
                                          /*!< USART2 Interrupt
318
                                  = 29,
      USART3 4 IROn
319
                                           /*!< USART3 and USART4 Interrupts</pre>
      CEC CAN IRQn
320
                                  = 30,
                                           /*!< CEC and CAN Interrupts</pre>
321
      USB IRQn
                                  = 31
                                           /*!< USB Low Priority global Interrupt
                                                                                                  POLYTECH'
```

# Interruption : Programmation en C : Noms type ou vecteurs d' interruptions

```
209
     /***** STM32F051 specific Interrupt Numbers *****************************/
                                 = 0,
                                        /*!< Window WatchDog Interrupt
210
                                                                                                    * /
      WWDG IRQn
                                        /*!< PVD through EXTI Line detect Interrupt
211
      PVD IROn
                                 = 1,
212
      RTC IRQn
                                 = 2.
                                        /*!< RTC through EXTI Line Interrupt
213
      FLASH IRQn
                                 = 3, /*!< FLASH Interrupt
                                         /*!< RCC Interrupt
214
      RCC IRQn
      EXTIO 1 IROn
                                = 5,
                                         /*!< EXTI Line 0 and 1 Interrupts</pre>
215
      EXTI2 3 IRQn
216
                                = 6.
                                         /*!< EXTI Line 2 and 3 Interrupts</pre>
                                        /*!< EXTI Line 4 to 15 Interrupts
217
      EXTI4 15 IRQn
                                        /*!< Touch sense controller Interrupt
218
      TS IRQn
                                = 8.
219
                                = 9,
                                         /*!< DMA1 Channel 1 Interrupt
      DMA1 Channel1 IROn
                                = 10. /*!< DMA1 Channel 2 and Channel 3 Interrupts
220
      DMA1 Channel2 3 IRQn
                                 = 11, /*!< DMA1 Channel 4 and Channel 5 Interrupts
221
      DMA1 Channel4 5 IRQn
222
                                 = 12, /*!< ADC1, COMP1 and COMP2 Interrupts
      ADC1 COMP IRQn
                                                                                                    */
223
      TIM1 BRK UP TRG COM IRQn
                                 = 13, /*!< TIM1 Break, Update, Trigger and Commutation Interrupts
                                 = 14, /*!< TIM1 Capture Compare Interrupt
224
      TIM1 CC IROn
                                                                                                    */
225
                                 = 15, /*!< TIM2 Interrupt
                                                                                                    */
      TIM2 IRQn
226
                                 = 16, /*!< TIM3 Interrupt
                                                                                                    */
      TIM3 IROn
227
                                 = 17.
      TIM6 DAC IRQn
                                        /*!< TIM6 and DAC Interrupts</pre>
                                = 19. /*!< TIM14 Interrupt
228
      TIM14 IRQn
229
      TIM15 IRQn
                                = 20, /*!< TIM15 Interrupt
                                                                                                    * /
230
                                = 21, /*!< TIM16 Interrupt
                                                                                                    */
      TIM16 IRQn
231
      TIM17 IRQn
                                = 22.
                                        /*!< TIM17 Interrupt
                                                                      Nom des sources
                                = 23. /*!< I2C1 Interrupt
232
      I2C1 IRQn
233
      I2C2 IRQn
                                = 24, /*!< I2C2 Interrupt
                                                                                                    */
                                                                      d'interruptions
                                        /*!< SPI1 Interrupt
234
      SPI1 IRQn
                                = 25.
                                                                                                    */
                                                                      pour le STM32F051
235
      SPI2 IRQn
                                 = 26.
                                         /*!< SPI2 Interrupt
                                = 27, /*!< USART1 Interrupt
236
      USART1 IROn
                                                                                                    */
237
      USART2 IRQn
                                = 28, /*!< USART2 Interrupt
                                                                                                    */
                                 = 30
                                         /*!< CEC Interrupt
238
      CEC IRQn
```



# Interruption : Programmation en C : Guide étapes

- 1. Configurer les pattes et le ou les périphériques
- 2. Activer la demande interruption au niveau du périphérique
- 3. Activer la demande au niveau du NVIC
- 4. Écrire la routine interruption

